以太网差分磁道值得这么麻烦吗?


8

我正在布置一个PCB,该PCB包含一个带整体磁性的以太网连接器和一个Micrel KSZ8051MNL Phy。这是针对100mbps的应用程序。

为了降低EMI,并使以太网数据线尽可能完美地平衡,并使其长度尽可能地接近,我最终以非常弯曲的方式对它们进行了布线。

问题1:在如此短的轨道上值得为此付出努力吗?布置这些轨道的简单方法将导致大约1.7mm的差异。

问题2:这个接近360º的环路是否有负面影响?

(顺便说一句,Phy有完整的终结器,这就是为什么它们没有出现在PCB上的原因。)

差分轨道


您是否考虑过逆时针旋转Phy?另外,这一切都在以太网插孔的下面吗?这些是安装孔吗?
pjc50 2013年

@ pjc50-我尝试将Phy逆时针旋转90º,但这会在布局中引起其他问题。这似乎是最差的选择。这些都在以太网连接器的下面。这些是其安装孔,屏蔽引脚和LED引脚。
Rocketmagnet

2
除了其他所有内容,这些都是一些性感的痕迹!
康纳·沃尔夫

Answers:


4

考虑以下问题:根据以太网规范,一条标准以太网连接最多可以穿过100米长的电缆,包括多根跳线,跳线面板等。

然后查看您的PCB,尝试想象一下,在整个以太网连接方案(电缆,跳线架等)的情况下,走线匹配将如何影响信号完整性。在1-2英寸的走线长度内所做的任何事情都不会像典型的配线架或墙壁插孔那样糟糕。

但是...信号在PCB上布线的越好,越容易满足EMI法规。我无法说这将有多容易,但会更容易。

我的一般规则是:在合理的范围内,尽最大可能路由迹线。将它们作为差分对运行,但不必太担心精确匹配迹线长度。照顾好他们,但也不要过分强调。

我在许多Gig-E板上都做到了这一点,但从未遇到过问题。


好,谢谢。而且该引脚的循环没有问题吗?
Rocketmagnet

@Rocketmagnet引脚周围的循环很好。我忘记了以太网(或该芯片)是否支持极性相反的net信号。如果是这样,您可以交换连接器上的信号并摆脱环路信号路由。但是,如果没有,那还是可以的。

2

我要说的是,迹线长度匹配的水平太高了。

但是,我有点担心一条迹线与左下象限中的大孔有多近。由此产生的杂散电容可能会使线对失去平衡-在这种情况下可能不会很严重,但是通常,您应尝试使其他走线与平衡线对保持2-3倍的线对间距。


感谢你及时的答复。我也担心那个洞。我实际上应该在我的问题中提到它。问题是我卡在岩石和通孔之间。如果不将轨道移近另一对,就无法将轨道移离孔。
Rocketmagnet

是的,当您因空间不足而被卡住时,至少应尝试在平衡对的两侧将其平均分配。
Dave Tweed
By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.