2
我猜它的前端总线时钟,是对CPU和ram之间系统总线速度的参考。这以前称为前端总线速度。
—
弗兰克·托马斯
Answers:
根据美国专利6914851,确实是时钟速度:
该表的第一列表示时钟信号12的时钟频率fCK,其中fCK = 1 / tCK
f似乎并非来自“正面”,至少就该专利而言。
更具体地,从专利的语言来说,这可以具体地指代时钟发生器,其产生时钟信号(其控制存储器总线的速度)。IE,800MHz的fCK意味着时钟发生器每秒产生8亿次信号,这意味着每个引脚每秒产生16亿个周期(因为这是DDR)。增加此数字(通过提高时钟发生器的运行速度)是超频存储器的方式(有关此示例,请参阅专利表)。
这就是I / O总线时钟速度。我不确定确切是什么f
,但是clock的CK
缩写。这似乎是该参数的Kingston专用名称,因为Google并未将其提供给其他任何制造商。
这意味着数据总线以800MHz的速度运行,从而允许每个数据模块以1600MB / s的速度传输。有8个数据模块,总传输速度为12800MB / s。
请注意,I / O总线时钟速度与内存时钟速度不同,后者通常是DDR3内存数据速度的1/4。