放置去耦电容器的最佳位置


8

参见此图,该图提供了四个选项来放置去耦电容器:

在此处输入图片说明

(来自http://www.learnemc.com/tutorials/Decoupling/decoupling01.html

我会说选项(d)不好-我建议有人将电容器放在V DD而不是V SS附近。这是正确的吗?(c)同样。

通常:放置去耦电容器的最佳位置是什么?在哪里影响最大?而且,更重要的是,为什么?我想要一个理论上的解释。



2
这些数字不公平!包不一样。
阿卜杜拉·卡拉曼2013年

2
我选择“ E:以上皆非”!

有没有动力飞机?模拟或数字电源旁路?
2013年

7
“最佳”是什么?最小化辐射EMI?最小化模拟组件中的噪声?最小化一种成分对另一种成分的影响(地面上升等)?最小化Vdd波动?
Wouter van Ooijen

Answers:


7

将铜线视为串联电感器。串联电感不好,您希望它们尽可能小。(B)是更好的选择。

同样,轨迹中的环路也很糟糕,它们又形成了一个电感器,很容易拾取(或辐射)一个电磁场。您希望环路的表面积尽可能小,从而使前进路径和返回路径尽可能地彼此靠近。(C)是更好的选择。


我想您几乎不会对选项(d)和选项(c)中的程序包争论(不是我,我是谁?),因为循环区域和轨道尺寸都是最小的。:)
阿卜杜拉·卡拉曼2013年

3
b可能会更好,但是如果板子背面没有其他组件,则会降低生产成本。
Scott Seidman

@ScottSeidman有时我会在两排芯片插座之间焊接一个盖帽。(我知道生产成本也不友好)。
jippie 2013年
By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.