我可以使用FPGA的差分I / O引脚作为高速比较器吗?


13

高速比较器非常昂贵,FPGA擅长于速度。另一方面,FPGA(在我的情况下为XC3S400)在每个存储体中都有成对的差分引脚,以比较它们的电压(至少我认为是这样!)。它们还具有可作为比较器的单端标准的Vref

我想知道我是否可以将这些差分I / O对引脚用作比较器-如果可以的话-我该如何做(我应该连接vref并使用单端标准还是将两个电压简单地连接至差分I / O引脚?)

版:我尝试过,效果很好!


如果您保持在记录的电压限制内,则应该按某种方式工作-精度可能更像50-100mv,而不是1mv。您需要多精确?
Brian Drummond

@BrianDrummond的精度不是大问题,只需将正弦波转换为逻辑电平方波即可。
8

1
@Aug,这就是世界上所有ADC的工作方式!
FarhadA 2013年

Answers:


12

是的你可以。一些应用笔记将FPGA内部的差分对用作低成本ADC。

有一个很好的文档描述了您可以在设计中使用的文档:

具有无源模拟元件的Sigma-Delta ADC的数字实现分析


该链接对我不起作用,您还有其他选择吗?
大卫,


1
感谢您的指导!我尝试了,效果很好。现在,我有一个非常高速的比较器,无需更多费用!
8

很高兴它起作用,我很久以前就使用它,并且感到惊讶的是,在FPGA内部实现一个没有任何有源组件的简单ADC如此容易。这样我节省了很多时间和金钱:)
FarhadA 2013年

1
这就是BS Jon的全部资料,我使用它已有十多年了。只是因为一个聪明的驴子决定申请专利并不意味着它就是他们的设计,所以我可以向您展示过去10年左右市场上至少有3种工业应用使用了这种简单的ADC想法。
FarhadA
By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.