3
为什么示波器输入阻抗这么低?
我的问题有两个: 输入阻抗来自哪里? 我想知道您的平均万用表或示波器的输入阻抗来自何处?它只是设备输入级(例如放大器或ADC输入级)的输入阻抗,还是实际电阻器的阻抗?如果这是实际电阻的阻抗,那么为什么根本没有电阻?为什么不只是输入电路? 我用数字万用表测量了示波器的输入阻抗。当范围被关断时,DMM测量的约1.2 中号Ω1.2中号Ω1.2\mathrm{M\Omega}。然而,当范围被打开时,DMM测量几乎正好1 中号Ω1个中号Ω1\mathrm{M\Omega}(我甚至可以看到由示波器屏幕上的DMM应用的1V测试输入!)。这向我表明,示波器的输入阻抗中包含有源电路。如果是这样,那么如何精确地控制输入阻抗?根据我的理解,有源电路的输入阻抗将在某种程度上取决于确切的晶体管特性。 为什么输入阻抗不能高得多? 为什么示波器标准的输入阻抗1 中号Ω1个中号Ω1\mathrm{M\Omega}?为什么不能高于那个?FET输入级可以达到兆兆欧姆级的输入阻抗!为什么输入阻抗这么低? 我想,一个精确的标准的一个好处1 中号Ω1个中号Ω1\mathrm{M\Omega}是它允许10X探针等,这将仅工作,如果范围有一个精确的输入阻抗,这不是不合理的大(一个这样的FET输入级的)。但是,即使示波器具有非常高的输入阻抗(例如,兆欧),在我看来,仅在探头内部安装一个10:1分压器,示波器仍然可以拥有10X探头,示波器的跨度为1 中号Ω1个中号Ω1\mathrm{M\Omega}电阻探头内。如果它的输入阻抗约为兆兆欧,这似乎是可行的。 我是否误解了示波器的输入电路?它比我想像的还要复杂吗?您对此有何想法? 我想到这一点的原因是,我最近一直在尝试测量发射极耦合差分对的共模输入阻抗,该阻抗比示波器输入阻抗大得多,所以让我想知道为什么输入阻抗可以不会更大。