Questions tagged «crystal»

压电器件以特定的谐振频率切割,主要用于振荡器。

3
晶体,振荡器和谐振器。有什么区别?
我试图弄清楚晶体,振荡器和谐振器之间的区别。我已经开始理解它,但是我仍然有一些疑问。 据我了解,一个振荡器是由一个晶体和两个电容器构成的。那么谐振器是什么?术语上有区别吗? 如果振荡器和谐振器相似,为什么要选择以下两项: http://www.digikey.com/product-detail/zh/HWZT-16.00MD/535-9379-ND/675574 http://www.digikey.com/product-detail/zh/FCR16.0M2G/445-1646-ND/653108 有两个针脚没有接地。而这个 http://www.digikey.com/product-detail/zh/ZTT-16.00MX/X908-ND/170095 有三个引脚,其中一个是接地的? 这三种设备中的任何一种都可以用作微控制器的外部时钟吗? PS:积分说明电容器如何帮助晶体正常工作。:)


1
14.31818 MHz有何特别之处?
当从旧的计算机硬件上拆下有用的组件时,我发现了相当数量的14.31818 MHz晶体。 这对我来说似乎很奇怪。为什么要使用如此不规则的频率转换成非常规的人类时间单位呢? 起初,我认为它必须是某个特定用途的另一个频率的倍数(例如通常用作音频采样频率的44.1 kHz),但是我的猜测仅导致两个非常接近的数字:1/7 *10⁸ Hz和π/ 22 *10⁸Hz,两者都约为2‰,我似乎无法推断出其中任何一个都有用。

2
竞争PCB晶体布局建议
这与以下问题有关:我的晶体振荡器布局如何? 我正在尝试为微控制器布置一个12MHz的晶体。我已经阅读了一些专门针对晶体以及高频设计的建议。 在大多数情况下,他们似乎同意以下几点: 痕迹越短越好。 差分走线对应保持尽可能接近相同的长度。 将晶体与其他任何物体隔离。 在晶体下方使用接地层。 避免信号线过孔。 避免走线直角弯曲 这是我目前为水晶所拥有的布局: 红色表示顶部PCB铜,蓝色表示底部PCB层(这是2层设计)。栅格为0.25mm。晶体下方有一个完整的接地层(蓝色层),晶体周围的接地是使用多个过孔连接到底部接地层的。连接到时钟引脚旁边引脚的走线用于uC的外部复位。它应保持在〜5V,并在接地短路时触发复位。 我还有几个问题: 我已经看到了一些推荐的布局,这些布局将负载电容器放置在更靠近IC的位置,而另一些则将其放置在较远的位置。我可以期望两者之间有什么区别,推荐哪个(如果有)? 我应该从信号走线的正下方移除接地层吗?看来这将是减少信号线上寄生电容的最佳方法。 您会建议使用更粗或更薄的迹线吗?目前,我有1000万笔痕迹。 我什么时候应该将两个时钟信号放在一起?我见过一些建议,其中两条线在前往uC之前基本上彼此指向,而另一条线则像我目前一样彼此分开并缓慢地聚集在一起。 这是一个好的布局吗?如何改善? 到目前为止,我已经阅读了一些资料(希望能涵盖其中的大部分,但我可能会遗漏一些): TI对高速布局指南的建议 Atmel的AVR硬件设计注意事项 Atmel振荡器的PCB布局最佳实践 编辑: 感谢您的建议。我对布局进行了以下更改: uC下方的底层被用作5V电源平面,顶层是局部接地平面。接地层有一个通向全局接地层(底部层)的通孔,其中5V连接到源极,并且两者之间有一个4.7uF的陶瓷电容器。使接地和电源布线更加轻松! 我已移除了位于晶振正下方的顶部接地元件,以防止晶振壳体短路。 @RussellMcMahon,我不确定通过最小化循环面积您到底是什么意思。我已经上传了修改后的布局,在将晶体引线发送到uC之前,我将它们聚集在一起。这是你的意思吗? 我不太确定如何才能完成围绕水晶的护环环(现在它是钩形的)。我应该运行两个通孔以连接端部(与全局接地隔离),移除部分环还是直接保留原样? 我应该从晶体/盖子下面去除全局接地吗?

4
水晶如何工作?
具体来说,是2pin和4pin石英晶体振荡器。 我所知道的:施加电流,晶体振荡以提供振荡信号。 我想知道的是:振动如何引起振荡电流?2 / 4pin晶体有何不同?最后,为什么4针单独运行而2针需要电容器。



5
12.000393 MHz晶体有什么用?
我在www.digikey.com上找到了它们,而且它们显然是由不同的制造商生产的,因此它们必须有一定用途。它们是用来干什么的? 编辑 ,为什么?2400波特调制解调器没有提供解释:12 Mhz晶体比12.000393 Mhz更好。

4
为什么鼠标需要晶体?
我在看这张旧鼠标(原USB鼠标)的原理图: 当我注意到它上面有一个水晶(Y1)时。我很好奇为什么鼠标需要计时器?它不能使用计算机上的时钟吗?另外,如果它有自己的晶体,会不会与CPU时钟不同步?



4
石英晶体如何工作?
您能用简单的原理图和基本要素来说明石英晶体的工作原理吗?我知道它就像振荡器的稳定器一样,但仅此而已。
19 crystal 

3
实时时钟的典型32.768kHz晶体是否必须将外壳接地?
下图是一个典型的32.768kHz晶体,通常在实时时钟电路中使用(例如:DS1307和DS1337) 关于此处发布的一个较早的问题,优良作法是将接地层置于晶体下方。但是,是否也必须将水晶的身体/外壳接地(就像在这些图片中所做的一样)?如果是的话,如果我们不将案件搁浅怎么办?
17 pcb  pcb-design  crystal  rtc 

5
32 kHz晶振未按预期运行
我已经尝试解决这一问题已有几天了,阅读了典型的晶体操作/配置,我很茫然。我尝试在此处搜索,但是没有遇到与我的问题类似的事情,因此,如果我在某个地方错过了解决方案,对不起。 我正在尝试使用PIC在外部晶振上运行RTC,但是晶振并没有在我期望的时候振荡,在其他情况下也正在振荡,我对此一无所知。我不是EE,所以我可能只是超级无知。 晶体:LFXTAL016178。我可以肯定地说,因为没有列出任何东西,所以它是一个并联谐振晶体。它的负载电容为6 pF,我发现这很罕见?我不确定。 PIC:PIC24FJ128GB204。我已经按照数据手册的建议连接了晶振,但是它在选择负载电容器方面没有提供任何明确的帮助,因此我进行了一些搜索,并在线找到了其他资源来帮助我。 设置:我从几个来源看到,负载电容器的一个好的经验法则是,在C1和C2之间增加2至5 pF的杂散电容。我选择了两个电容的中间值为6pF,但仍不确定该选择有多糟糕。CL=C1×C2C1+C2CL=C1×C2C1+C2C_L = \frac{C_1 × C_2}{C_1+C_2}C1C1C_1C2C2C_2 这是我的示意图的图片: 布局: 无效的情况: 如原理图所示,两个引脚上均装有6pF负载电容器,它不会振荡。除非它每隔10分钟振荡一次。 卸下电容器后,它的振荡非常缓慢,可能比应有的速度慢约2.5倍。我没有测量这个速度。 在顶部焊接额外的6pF电容器以制成12pF电容器时,它不会振荡。 引脚之间带有3 pF电容器和10 MOhm电阻。(RTCC时钟不稳定。) 情况下,它确实工作: 当我用示波器探查SOSCI引脚时。在上面的前三种情况中,只要我将探针触摸到SOSCI引脚,它就会启动,并给我一个很好的干净正弦波。当我触摸SOSCO引脚或使用3pF电容器时,它没有执行此操作。我知道它事先无法工作,因为有些LED每秒应该闪烁一次,只有在连接探头时才闪烁。(我对示波器一无所知,我只知道如何操作它们。探头显示6MHz / 1MOhm / 95pF,示波器显示连接探头的60MHz / 1GS / s和300V CAT II。这是泰克公司的产品。 TDS 2002,如果对任何人都意味着什么。) 当我在SOSCI与地面之间连接330欧姆电阻时。这是我手头上的两个电阻器之一。10k看起来像是使其以大约正确频率的一半运行。 使用3 pF电容器,但频率为14 kHz。 这是我测量的一些频率: (12 pF电容)SOSCI测频探头:32.7674 kHz (12 pF电容)PIC在SOSCI上具有330下拉电阻输出的频率:32.764 kHz (12 pF电容)PIC使用LPRC输出的频率:32.68 kHz (3 pF电容)PIC输出的频率:14.08 …

1
为什么要使用晶体电容器?
每当我遇到用于MCU或处理器中任何一个的晶振时,无论是32.768 kHz的晶振负责实时时钟,还是需要25 MHz的晶振来为与MCU或处理器连接的不同接口提供时钟。如图所示,始终有两个电容器与石英晶体相连。 我在这里有几个问题: 如果不将电容器与晶体连接会怎样? 这些电容器的值如何确定? 在检查晶体数据表时,我会遇到诸如稳定性+/- 5ppm或+/- 10ppm的规范。这个名词的意义是什么? 什么是第二泛音和三泛音晶体?

By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.