Questions tagged «footprint»

封装是板级组件的焊盘(以及其他物理/机械特征)的CAD表示。

2
您可以在QFN封装内放置过孔吗?
我正在设计一个包含0.4mm间距QFN芯片的非常密集的PCB。在某些方面,它很难散开。由于某些原因,所有QFN都具有巨大的散热垫,这使工作变得更加困难。 在焊盘和导热垫之间放置0.45mm OD,0.2mm ID的微小过孔是否合理? 我想不出为什么没有理由:它们被阻焊剂覆盖,并且尺寸和间隙在我们PCB车间的规格之内。但是我认为我以前从未见过有人这样做。 加 我只想为对这些小过孔感兴趣的人添加一些照片。这是我们最近制作的董事会中的两个。一些演习在进行中,而有些则在微弱中进行。
20 pcb  layout  via  footprint 

2
在占位规格中,为什么焊盘上的金属会在阻焊层下方?
之一的TI的新调节剂具有相当不寻常的足迹,与几个焊盘(7-13在这种情况下)要求的金属垫延伸下焊接掩模。 这与通常情况下的焊点在焊盘外开始一定距离的情况形成了对比,在这种情况下,焊盘1-6、14和15就是这种情况。 如此设计脚印的目的是什么?我的猜测是散热,但是在这种情况下,使用中心垫会更加常见。

4
为什么很难找到元件的封装?
在设计PCB时,我经常发现自己必须为电路板上很大一部分组件制作尺寸。这往往非常耗时,因为(至少在Altium中)为奇怪的连接器或芯片(无法通过向导创建的连接器或芯片)确定焊盘图案的尺寸并不容易。似乎使用这些芯片或连接器的任何人都需要占用空间,所以我不明白为什么不提供这些芯片或连接器。例如,现在我正在尝试将USB 3.0 Micro-B连接器放在板上,但是Digikey上的前5个连接器似乎并没有占用空间。我可以访问Altium Live设计内容,但即使这样看来也常常过时了。 我感觉好像有些明显的东西我不见了-否则这个系统似乎效率很低(通常不是这种情况)。有人可以启发我吗?

2
“正确的” 0805占地面积图形
我的PCB设计软​​件附带一些库,其中包含一些通用组件,例如片式电阻器和电容器。但是,我已经注意到,0805电阻的占位焊盘图案与0805电容器并不相同。 然后,我进行了一次谷歌搜索,发现了多个IPC标准,这些标准似乎彼此不太一致。 是否有理由说0805电阻器的焊盘图案会与0805电容器的焊盘图案不同?是否有“最佳标准”?IPC-7351,IPC-SM-782还是什么?

4
如何在没有丝印的情况下在SMT封装封装上指示引脚1
有时,当我从董事会订购PCB时,出于预算原因,我会省略底部的丝网印刷。当我将表面贴装的芯片放置在电路板的底部时,我最终得到的脚印并不表示芯片的方向。这很烦人,因为这意味着我需要在组装期间验证零部件的放置和方向,并且在放置零件时会出现错误。 如何以清晰但不会明显影响PCB尺寸或在焊接时引起问题的方式清楚地指示引脚1和其余层?我假设我始终可以使用阻焊层和铜层。

3
KiCad:如何使用热过孔创建封装?
我有一个SMD芯片,该芯片在运行时会变热,我想尝试设计一个占位面积,以允许更多的通风和更多的铜以使其保持在正常范围内。 有谁知道一个教程,该教程介绍如何通过通孔制作脚印(MOD文件)? 已对其进行了Google搜索,但找不到有关此主题的很多信息。 我知道可以使用文本编辑器手动更改MOD文件,也许这是一个选择。


3
SMD LED极性标记:阴极标记是否标准化?
SMD LED通常具有某种标记,如下图所示: 该网站指出 CATHODE引线始终是所有LED标识的引线,包括表面安装LED。 肯定有某些制造商不遵循CREE的这种方案。 最近,我们制造了300块PCB,其中每块都有32个LED。但是,装配车间将所有LED反向放置。我们显然要做的第一件事是查看电路板布局。 如果您假设始终指示阴极,则覆盖区是正确的。但是,它与安装的实际LED的标记不一致。制造商可能只是看了匹配的标记。 长话短说,制造商检查了他们的产品并“承认”这是他们的错。实际上,我们担心它们只是“但标记另有说明”。 关于这到底是谁的错,这可能是一场漫长的讨论,因此: 是否有一个标准定义标记实际上必须指示阴极?装配车间有没有仔细检查过类似的事情?

2
“优惠券”标签在PCB上指的是什么组件?
我最近在看一个主板,发现了几个有趣的贴标签组件。它们是紧挨CPU的两个通孔安装组件,它们似乎叫做COUPON1和COUPON2。问题是,这两个组件从来没有放入板上,所以我无法知道这些孔的真正用途。我做了一些Google搜索,但是我所能找到的只是廉价主板和PCB的链接。

2
数据表中的``一劳永逸''标准化土地格局与指定土地格局
我已经出于兴趣和概念验证的目的设计了很多“简单”的PCB,但从未设计过(大量)制造。为了将来这样做,并进一步扩展我的设计技能和知识,我正在探索不同的封装轮廓标准。 到目前为止,我知道还没有“所有软件包的一个主要标准”这样的东西。而是由多个组织为多个软件包设置了多个标准。“最受认可的”是IPC和JEDEC标准。 但是,即使在IPC中也有多个版本。IPC-7351B是IPC最新的(在撰写本文时)。 我了解到*根本没有“标准” 0603(1608公制)包装概述。取而代之的是,0603的占位面积(又称“焊盘图案”)取决于所需的板密度和制造中使用的焊接技术(波峰焊或回流焊)。 *阅读标准本身以及这些有趣的主题: 此处, 此处 和 此处。 这对我来说是一个很大的启示,因为我以前以为这些通用软件包以某种方式进行了标准化(因为它们是如此普遍)。 无论如何,我接受了混乱标准的现实,并且我知道我必须为自己选择一个标准。我选择IPC,因为它是迄今为止行业中使用最多的。 我的CAD软件(Autodesk Eagle)提供了非常实用的软件包生成器,可以满足IPC规范。它为所需的符合IPC要求的封装以及3D模型生成焊盘图案。 但是现在我面临一个困境。我发现不仅不存在“标准0603”(我将通过遵循一个标准来解决),而且显然甚至不存在“标准LQFP48”! 例如:取自Microchip ,TI ,STM的以下组件 ;它们都具有相同的外壳尺寸和焊盘间距的LQFP48封装。 但是,所有三个数据表都为我认为完全相同的LQFP48指定了略有不同的焊盘图案。差别很细微,仅影响焊盘的延伸(长度)和焊盘宽度(分别为0,25-0,27-0,30),但是就在那! 那么,现在的经验法则是什么?如果这些组件在同一设计中,经验丰富的PCB设计师会选择什么? 选项1:使用3倍不同的焊盘图案来表示相同的封装轮廓。 选项2:将IPC-7351兼容的LQFP48 *用于所有三个。 *按照IPC术语,它将为:QFP50P900X900X160-48 由于差异是如此微妙,我知道两种选择都可能很好,但是这里的一般规则是什么?什么是“良好做法”? 非常感谢!

3
无法识别的IC封装样式
我正在一个项目中实施NXP TDA19988 HDMI发送器IC,目前正在PCB设计阶段。我正在构建组件库,当我遇到这一部分时,我不确定该如何进行。我熟悉标准的64引脚QFN。但是,除了正常的电气连接之外,这似乎在底部还有其他“垫”: 除非我忽略了它,否则它们似乎没有在数据表中提及。这些仅仅是IC底部的接地层/焊盘的延伸吗?我的怀疑是,它们充当通向电焊盘以提供受控阻抗的内部键合线的参考平面,在这种情况下,我假设我需要将其接地。这些包装是否应遵循特定的用地格局?我拥有的焊盘图案是SOT804-2(与我真正想要的SOT804-4相比),可以在本文档的第3页上找到: https://www.nxp.com/docs/zh-CN/package-information/SOT804-2.pdf 编辑: 由于显然我对我的问题还不够清楚,因此这里的内容简洁明了: 在哪里可以找到用于该器件的SOT802-4 64引脚HVQFN封装的推荐焊盘图案?


2
从头开始为Molex连接器创建Altium封装?
我正在尝试为Molex连接器创建占用空间,但我认为不可能与Altium内的向导一起使用,因此我想我必须手动完成操作,但是我完全迷失了。任何帮助,技巧,窍门,教程,视频或任何可以帮助我的东西。组件向导具有“边缘连接器”,但我认为这有所不同。 这是我要为其创建封装的连接器。这是3针版本。
By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.