Questions tagged «filter»

滤波器有选择地处理频域或时域中的输入信号。


4
适用于Mac OS X / Unix的好的过滤器设计软件?
我需要为数据采集电路实现一个简单的低通滤波器(使用拉伸导电织物作为电阻传感器)。各种来源都建议,实现此目的的最佳方法是使用过滤器设计软件。 我还没有找到我喜欢的过滤器设计工具(计算器)。我发现的在线网站存在错误/令人讨厌。最好的解决方案是带有可与Mac OS X一起使用的漂亮GUI的解决方案。或者,也可以使用Unix / Linux解决方案。Windows对我来说是个禁忌。 我找到了此列表:http : //www.circuitsage.com/filter.html 编辑:我现在正在使用这个基于Web的工具,专门用于有源滤波器(由于它们在低频下更稳定,因此更适用于传感器)。
11 design  filter  software  tools  iir 


5
电阻之前或之后的TVS二极管
对我来说,保护AVR引脚的最佳方法是RC滤波器和TVS二极管,但我一无所知。我已经看过原理图,其中TVS二极管位于RC滤波器之前,就像第一个原理图一样。 模拟此电路 –使用CircuitLab创建的原理图 但是在电阻器之前,它需要更大的电流,因此TVS二极管的熔断速度比第二个原理图中TVS二极管在RC后面的情况要快。 模拟该电路 问题是:首先还是第二种保护AVR输入的方法更好?


3
是否有可能制造出一个衰弱的模拟低通滤波器,其衰减率低于20 dB /十倍频程?
Respawned Fluff 对耳机这个最近的问题的回答的一部分使我想到了低通滤波器: 看来他们实际上是通过软件反转了虚拟头/耳的传递函数,因为他们之前就说过:“理论上,该图应该是一条0dB的平线。” ...但是我不完全确定它们的作用……因为在此之后,他们说“在40Hz至500Hz之间,“自然发声”的耳机的低音应稍高一些(大约3或4 dB)”。“耳机还需要从高处滚下来,以补偿驾驶员离耳朵那么近的位置;从1kHz逐渐倾斜的扁平线在20kHz处向下倾斜大约8-10dB大约是正确的。” 关于他们先前关于倒置/删除HRTF的声明,这对我来说不是很合算。 这是在谈论耳机,而不是电路,但这让我想知道是否可以用模拟电路创建这样的传递函数。一阶滤波器的斜率为-20 dB /十倍频程。有什么弱点吗?我想传递函数应该是这样的: H(s )= 11 + 秒/ ωC----√H(s)=11+s/ωcH(s) = \frac 1 {1 + \sqrt{s / \omega_c}}
9 analog  filter 

2
在ADC之前向运放添加一个抗混叠滤波器
我正在设计一种电路,该电路旨在从多个通道捕获音频样本以进行声源定位。 在进入13位ADC之前,每个通道具有以下2级运算放大器电路: 我希望能够定位高达10KHz的声源,但是带宽越大越好(我认为电容麦克风可以处理高达16KHz的声音,而不是100%不确定) 我采样得越快,可以获得的空间分辨率就越好。我能够压缩大约75KHz的采样率。 问题 我需要担心ADC之前的抗混叠滤波器吗?据我了解,仅当您在Nyquist极限以下工作时才会发生混叠,因此理论上75KHz / 2的最大频率分量将是我的极限,这比我需要的要高得多。 如果我不需要任何抗混叠滤波器,是否应该采取其他措施消除输出上的不必要噪声?当我查看示波器时,似乎还可以,但这仅建立了1个通道,当我在同一块板上添加所有5个通道时,我会担心它们会互相干扰。

2
使用100K欧姆电阻和0.1uF电容器?
在下面的电路图中,为什么在电容器上连接了一个100KΩ的电阻(NOT R2)?据我了解,电容器电阻器充当高通滤波器来阻止麦克风的DC偏移,但是由于仅电容器会阻止DC,为什么要使用100k电阻器?根据该视频的作者(下面的链接),他说,使用100k的目的是“不会使麦克风的未放大输出过载”。我没有这部分。 另外,在没有100k电阻的情况下,该电路或任何其他电路中只能使用电容器吗? 无源RC高通滤波器教程!

2
是否可以在以采样频率为时钟源的FPGA中创建IIR滤波器?
这个问题是关于使用非常具体的标准在带有DSP Slice的FPGA中实现IIR滤波器的。 假设您要制作的滤波器没有正向抽头,只有1个反向抽头,其公式如下: ÿ[ n ] = y[ Ñ - 1 ] ⋅ b 1 + X [ Ñ ]y[n]=y[n−1]⋅b1+x[n]y[n] = y[n-1] \cdot b1 + x[n] (见图片) 以Xilinx的DSP48A1芯片为例-大多数硬IP DSP芯片都是相似的。 假设您有每个时钟以1个样本输入的模拟数据。我想设计一个在采样时钟上同步运行的IIR滤波器。 问题在于,为了以最大速率运行DSP Slice,您不能在同一周期上进行乘加运算。这些组件之间必须有一个管道寄存器。 因此,如果每个时钟有1个新样本,则每个时钟将需要产生1个输出。但是,在此设计中产生新的时钟之前,需要先前的输出2个时钟。 显而易见的解决方案是要么以双时钟速率处理数据,要么禁用流水线寄存器,以便您可以在同一周期内进行乘法和加法。 不幸的是,如果说您以全流水线DSP Slice的最大时钟速率进行采样,那么这两种解决方案都不可行。还有其他方法可以构建吗? (如果您可以使用任意数量的DSP Slice设计可以以一半采样率运行的IIR滤波器,则可加分) 目标是在Xilinx Artix FPGA中为1 GSPS ADC运行补偿滤波器。当完全流水线化时,他们的DSP Slice可以运行在500 MHz以上。如果每个时钟有1个样本的解决方案,我想尝试扩展每个时钟2个样本的解决方案。使用FIR滤波器,这一切都非常容易。
9 fpga  filter  dsp  iir 

3
如何滤除地面噪声?
我这里有一个音频应用方案。这个想法是用USB为设备供电(稍后会产生声音)。 不幸的是,我有大量的静电,并且在GND上听起来像粉红(布朗)噪声。我在+ 5V引线上也有很多静电和其他伪像,但我认为我可以使用低压差稳压器从中获得漂亮,平滑的+ 3V。 但是,如何过滤GND? 现在,我正在尝试各种由电容和电阻构成的低通和高通滤波器。但是,瓶盖本身会引入文物,就像向前走了两步,向后走了一步。
9 usb  audio  filter  noise 

1
对BP滤波器的频率和带宽感到困惑?
我正在尝试设计一个简单的带通滤波器,但我困惑于中心频率和带宽应该是多少。 我有一个1MHz的方波,占空比为20%,所以信号打开200nsec,关闭800nsec。我的上升时间和下降时间为10nsec。 所需的滤波器使该信号通过并消除了所有噪声。如果我的带通滤波器以1MHz为中心,那么它应该有多宽,这样我才能保持一个不错的上升时间。根据上升时间与带宽之间的关系(0.34 = tr * BW),观察10nsec上升时间的信号带宽为34MHz。如果我的滤波器是1MHz +/- 5KHz,我将失去上升时间粒度(至少这是我的想法,因为该尖锐边缘的FFT将在更高的频率中被截止) 额外的问题:我该如何设计一个仍然允许急剧上升和下降时间并在1MHz左右变窄的BP滤波器?


3
专用电容器在音频放大器负反馈中的作用
我在这里指的音频放大器包括三个阶段。除其他外,该放大器还包括由两个无源电阻组成的负反馈(NFB)。 从TR3的基极到地面,有一个NFB的电阻与电容器C2串联连接(指红场)。该电容器在这种电路中的作用是什么? 我知道这个串联的RC电路代表一个滤波器,并在较低频率下限制了放大器的增益带宽。显然,它代表了音频放大器的某种障碍。那么,为什么我不将其短接呢?这很有可能被视为改善了放大器的增益带宽。 为什么这样的电路拓扑的第一个创建者将其放置在那里?目的是什么? 我什么也看不到,除非将该电容器接地,仅留下电阻RF2代表TR3基极的另一个偏置源,而RF1已经是TR3基极的偏置源。因此,这可能会产生其他影响。

5
在LTSpice中模拟接地
我希望模拟与LTSpice中的电路GND分开的接地或框架接地。我想在下图中使用Y电容器C2和C3模拟线路滤波器。 为了清楚起见,请参见下图。 我可以将输入源的负极端子视为中性线,那该接地吗?如果是,那么我该如何连接到现在已经连接了GND的C2和C3的公共连接? 有一种选择是在仿真中放置两种不同的地面,一种用于中性,另一种用于框架地面。现在,要在中性线和机架接地之间放置什么寄生元素以模拟机架接地?

2
了解交流滤波器电路中的电弧起因
我有一个感应热板,有一天在插入时会炸掉配电盘中的保险丝。(当然还有设备的强制性烟雾) 在目视检查中,仅交流滤波器PCB表现出明显的损坏: 模拟此电路 –使用CircuitLab创建的原理图 (注意:R1也可能是51kOhm(颜色代码已损坏),L1&L2是10.5英寸黄芯上的20.5匝。) 损坏说明: L1的右端子(原理图上的A点)和L2的某个地方(B点或C点,很难说成是环形)之间的PCB被电弧严重腐蚀了。 电阻器R1的外壳材料破裂并略微变黑,但并未像过载的电阻器那样“爆炸”该电阻器。R1可能只是在两个电感之间的电弧路径中。 就是说,R1的端子也变黑了。(也许是由于“徘徊”弧)? PCB的照片:PCB的 底部是原始的。 问题: 我是否可以正确假设R1除了为C1提供安全的放电路径(例如在拔出插头时)之外没有其他功能? 如果是这样,为什么R1不直接与C1平行?通过L1进行放电似乎是一个奇怪的设计选择... 知道是什么引起了电弧(大概在两个电感器端子之间)产生电弧吗? 我的肠反应: 我的直觉是,滤波器PCB本身并没有真正的问题,但仅此而已。 由于感应加热板在高频下工作,是否可以合理地认为HF部分出现故障将HF送回线路?如果是这样,由于HF被L1和L2阻止,它会在点A和C之间跳跃。 然而,令我惊讶的是,大约10毫米的间隙可以被桥接,这似乎暗示了意外的高电压。 (注意:线路下方在热板的HF部分使用了1200V(外观未损坏)的电容器,这表明应该出现的最大电压是电路...)
8 ac  filter  arc 

By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.