Questions tagged «packages»

在电子封装中,是指设备的物理封装。大多数封装名称都是标准化的,例如,TO-92封装在制造商之间的尺寸和引脚间距相似,因此可以使用相同的PCB尺寸。但是请注意,许多包装都有细微的变化,例如TO-206AA,TO-206AB和TO-206AC。

2
ESR和ESL,小封装与大封装(SMD)
我想知道是否有人可以解释为什么较大的封装电容器(1210)应该比较小的电容器(例如0603封装)具有更多的ESL和ESR? 我可以想象到,对于多层陶瓷,较大的封装实际上仍然可以并行许多0603当量。假设我们正在将0.1-1uF 0603与〜10uF 1210封装进行比较,那么10uF的去耦效果会更好吗?当我觉得较大的封装“看起来”更好时,为什么建议使用较小的封装去耦。 非常感谢!


2
数据表中的``一劳永逸''标准化土地格局与指定土地格局
我已经出于兴趣和概念验证的目的设计了很多“简单”的PCB,但从未设计过(大量)制造。为了将来这样做,并进一步扩展我的设计技能和知识,我正在探索不同的封装轮廓标准。 到目前为止,我知道还没有“所有软件包的一个主要标准”这样的东西。而是由多个组织为多个软件包设置了多个标准。“最受认可的”是IPC和JEDEC标准。 但是,即使在IPC中也有多个版本。IPC-7351B是IPC最新的(在撰写本文时)。 我了解到*根本没有“标准” 0603(1608公制)包装概述。取而代之的是,0603的占位面积(又称“焊盘图案”)取决于所需的板密度和制造中使用的焊接技术(波峰焊或回流焊)。 *阅读标准本身以及这些有趣的主题: 此处, 此处 和 此处。 这对我来说是一个很大的启示,因为我以前以为这些通用软件包以某种方式进行了标准化(因为它们是如此普遍)。 无论如何,我接受了混乱标准的现实,并且我知道我必须为自己选择一个标准。我选择IPC,因为它是迄今为止行业中使用最多的。 我的CAD软件(Autodesk Eagle)提供了非常实用的软件包生成器,可以满足IPC规范。它为所需的符合IPC要求的封装以及3D模型生成焊盘图案。 但是现在我面临一个困境。我发现不仅不存在“标准0603”(我将通过遵循一个标准来解决),而且显然甚至不存在“标准LQFP48”! 例如:取自Microchip ,TI ,STM的以下组件 ;它们都具有相同的外壳尺寸和焊盘间距的LQFP48封装。 但是,所有三个数据表都为我认为完全相同的LQFP48指定了略有不同的焊盘图案。差别很细微,仅影响焊盘的延伸(长度)和焊盘宽度(分别为0,25-0,27-0,30),但是就在那! 那么,现在的经验法则是什么?如果这些组件在同一设计中,经验丰富的PCB设计师会选择什么? 选项1:使用3倍不同的焊盘图案来表示相同的封装轮廓。 选项2:将IPC-7351兼容的LQFP48 *用于所有三个。 *按照IPC术语,它将为:QFP50P900X900X160-48 由于差异是如此微妙,我知道两种选择都可能很好,但是这里的一般规则是什么?什么是“良好做法”? 非常感谢!

2
为什么这个晶体振荡器有一个窗口?
我刚刚碰到了这个设备,我想不出任何理由拥有它的窗口。 这也不只是切开的显示图像;数据表中特别提到,应避免在其下粘胶,以免玻璃破裂: 那么,此窗口的目的是什么?当然,这会增加制造成本,所以没有良好的目的就不会存在,对吧? 我也看不到它是用于修整的,因为看起来完全相同的零件也在没有窗口的不同包装中提供。
10 crystal  packages 

2
> 2010 CPU散热片后面的金属板是实际的芯片裸片基板吗?
我正在尝试找到有关现代英特尔CPU封装的正式文档,以了解CPU芯片的构造。但是,解释是非常基本的,并且无论是在散热板后面的金属外观板是管芯封装还是实际的硅基板,非正式的来源都不同。 我希望发现金属板就像TO-220晶体管封装的金属界面一样,因为我猜想<1mm的硅晶片本身就很脆弱。 我想找到正式的资源,因为那里有很多不同的意见。
10 cpu  packages 

6
选择运放套件时的权衡:四重,双重,单重
举个例子,我需要在项目中使用四个运算放大器。我对空间和价格没有任何严格的要求。 在选择要使用的封装时,除了电路板上的空间和总价外,还要考虑哪些参数? 有什么权衡,使用两个双重包装甚至四个不同的单一包装而不是使用四重包装有何区别? 预先感谢您的每一个答复。

3
Eagle-如何使路由器忽略内部连接的引脚(在包装中)
我制作了一个触觉开关包装,如图所示,引脚1和2内部连接,引脚3和4相同。 封装中有4个焊盘,只有2个符号。我已将焊盘1 + 2与符号引脚1连接在一起,并将焊盘2 + 4与符号引脚2连接在一起。 现在,问题来了:路由器坚持将引脚1和2相互连接,与引脚3和4相同。(如下所示) 由于这些已经连接在封装内部,因此无需将它们连接在板上。实际上,路由器应该能够利用这一事实来优化结果(例如,在此模型中,黄色跟踪可以直接在程序包下运行)。 如何使路由器了解这些引脚已在内部连接?实际上,它可以从中受益,并将它们用作桥接程序包下运行的所有迹线的桥梁。


1
IC封装上缺少/浮动/升高的引脚的行业术语
最近的一个问题询问如何处理特定IC上的引脚丢失(使用接地的散热片)使我感到好奇。物理上缺少引脚或无法连接的引脚的行业术语是什么? 我知道这些在DPAK / TO252中很常见,有时在SOT封装中也很常见。 一些研究表明,TO252具有-3和-3+两种形式,其中-3具有截短的引脚,而-3+版本具有全部三个固定长度的引脚。-5和-5+版本也是如此。 但是这种截断销叫什么类型?必须有一个行业术语。



2
太空电子产品的设计注意事项
已关闭。这个问题需要更加集中。它当前不接受答案。 想改善这个问题吗?更新问题,使其仅通过编辑此帖子来关注一个问题。 4年前关闭。 在设计用于轨道的电子设备/微系统时,我们还将面临哪些其他限制? 使用哪种屏蔽技术?将所有电子设备都封装在法拉第笼中是常见的还是其他屏蔽方法? 航空级组件如何进行测试,其可靠性如何与“现成”的组件相提并论?从可靠性的角度来看,经过适当屏蔽的标准组件可以竞争吗? 在起飞/着陆期间以及预期的高热应力下,使用哪种类型的机械支撑/支撑/阻尼来保护电气系统?


4
为什么10针DIP集成电路如此罕见?
这是从这个答案切线的想法,特别是行“ 有10和12针DIP ”。 经过一番搜索,我终于找到了一个10引脚DIP部件:NTE1450,5瓦音频功率放大器。该零件显然已经过时了,我找到的一个数据表无法再次定位。 我在10针DIP中发现了许多其他组件:LED显示屏,DIP开关,电阻器组,当然还有DIP插座。 逻辑门列表中充斥着许多8引脚PDIP,其中14引脚PDIP泛滥,但是10和12显然是贱民。我还没有真正寻找12针DIP IC,但我怀疑这也很少。 为什么10针DIP如此罕见?

By using our site, you acknowledge that you have read and understand our Cookie Policy and Privacy Policy.
Licensed under cc by-sa 3.0 with attribution required.